据 meiguo.com 于 2025 年 9 月 27 日收到的消息 ‣ AMD 获批名为“高带宽内存模组架构”的新专利,旨在解决 DDR5 内存性能瓶颈。该设计将内存总线传输速度从 6.4 Gbps 提升至 12.8 Gbps,同时降低延迟并提升信号完整性。
AMD 采用高带宽双列直插内存模组(HB-DIMM)方案实现性能提升,无需改变现有 DRAM 芯片。该方案通过耦合多个 DRAM 设备与数据缓冲芯片,由缓冲芯片管理信号流,实现输出性能翻倍。
架构核心为寄存器时钟驱动电路,能解码内存命令并利用芯片标识符进行路由。这允许模组将任务分配给独立寻址的“伪通道”,实现并行访问,突破传统顺序访问对数据吞吐量的限制。
系统支持 1n 和 2n 两种操作模式,提供时钟和信号管理灵活性。设计还采用简化非交错传输格式,降低数据传输延迟,并能在伪通道模式与四通道配置间切换,适应高性能计算场景。
综合自网络消息